

实验一实验套件的使用

赵晓燕 电工电子实验中心

### 实验教学组成员

赵晓燕 电工电子实验中心 zxyking2016@mail.tsinghua.edu.cn

喻国芳 集成电路学院 ygf20@mails.tsinghua.edu.cn

刘亚斐 集成电路学院 <u>liuyafee@163.com</u>

岑宗骏 电子系 2121548513@qq.com

#### 实验课表

| Γ  |       | 周二              |                 |                 |                 | 胆               |                                      | 周四               |                 | 駈                                               |                 |                                      | 馻                |                                     |                 |                                      |                 |                 |
|----|-------|-----------------|-----------------|-----------------|-----------------|-----------------|--------------------------------------|------------------|-----------------|-------------------------------------------------|-----------------|--------------------------------------|------------------|-------------------------------------|-----------------|--------------------------------------|-----------------|-----------------|
| 馬次 |       | 08:30~<br>09:50 | 09:50~<br>12:05 | 13:00~<br>15:15 | 15:35~<br>17:50 | 09:50~<br>12:05 | 13:00~<br>15:15                      | 15:35~<br>17:50  | 09:50~<br>12:05 | 13:00~<br>15:15                                 | 15:35~<br>17:50 | 08:30~<br>09:50                      | 09:50~<br>12:05  | 13:00~<br>15:15                     | 15:35~<br>17:50 | 08:30~<br>09:50                      | 09:50~<br>12:05 | 13:00~<br>15:15 |
| 3  | 9.27  |                 |                 | 套件<br>使用        |                 | <mark>实验</mark> | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | 线上分组<br>14:00~16:15                             |                 |                                      | 软件 DS03<br>(209) |                                     |                 |                                      |                 |                 |
| 4  | 10.4  |                 |                 |                 |                 |                 |                                      |                  |                 |                                                 |                 |                                      |                  | 软件开放<br>(209)<br>13:00~17:00        |                 | <del>软件开放</del><br>(209)<br>8:009:35 |                 |                 |
| 5  | 10.11 |                 |                 | EDA1            |                 | 实验二             | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | <mark>线上分组</mark><br>14:00~16:15                |                 |                                      | 软件 DS03<br>(209) |                                     |                 |                                      |                 |                 |
| 6  | 10.18 |                 |                 |                 |                 |                 | <b>欽件开</b> 放<br>(209)<br>13:00~17:00 |                  |                 |                                                 |                 |                                      |                  | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |
| 7  | 10.25 |                 |                 | 硬件<br>电路        |                 | 实验三             | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | <del>线上分组</del><br>14:00~16:15                  |                 |                                      | 软件 DS03<br>(209) |                                     |                 |                                      |                 |                 |
| 9  | 11.8  |                 |                 |                 |                 |                 | 软件开放<br>(209)<br>13:00~17:00         |                  |                 |                                                 |                 |                                      |                  | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |
| 10 | 11.15 |                 |                 |                 |                 |                 | 软件开放<br>(209)<br>13:00~17:00         |                  |                 |                                                 |                 |                                      |                  | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |
| 11 | 11.22 |                 |                 |                 |                 |                 | <b>欽件开放</b><br>(209)<br>13:00~17:00  |                  |                 |                                                 |                 |                                      |                  | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |
| 12 | 11.29 |                 |                 | EDA2            |                 | 实验四             | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | 线上分组<br>14:00~16:15<br>软件开放(209)<br>13:00~17:00 |                 | <del>软件开放</del><br>(209)<br>8:009:35 | 软件 DS03<br>(209) | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |
| 13 | 12.6  |                 |                 | EDA<br>验收       |                 | 实验五             | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | 线上分组<br>14:00~16:15<br>软件开放(209)<br>13:00~17:00 |                 |                                      | 软件 DS03<br>(209) | <b>欽件开放</b><br>(209)<br>13:00~17:00 |                 |                                      |                 |                 |
| 14 | 12.13 |                 |                 | EDA<br>验收       |                 | 实验六             | 软件 DS01<br>(209)                     | 软件 DS02<br>(209) |                 | 线上分组<br>14:00~16:15<br>软件开放(209)<br>13:00~17:00 |                 |                                      | 软件 DS03<br>(209) | 软件开放<br>(209)<br>13:00~17:00        |                 |                                      |                 |                 |

# 实验安排

- ✓地点:西主楼四区209
- ✓时间
  - ▶ 周次: 3、5、7、12、13、14周
  - ▶ 节次: 33、34、52、线上分组43
- ✓内容
- ✓答疑 课上+微信
- ✓线上分组 腾讯+微信

| 套件使用             | 硬件电路          | EDA1                           | EDA2                           |
|------------------|---------------|--------------------------------|--------------------------------|
| Quartus II<br>使用 | 面包模集 加水电 地域 电 | Verilog语<br>言实现组<br>合电路<br>ALU | Verilog语<br>言实现<br>序电路<br>自动售货 |

# 实验要求

- ✓ 分组名单对号入座
- ✓ 有事提前请假
- ✓ 按时完成实验
- ✓ 按时提交实验报告

| 套件 | 硬件 | EDA | EDA |
|----|----|-----|-----|
| 使用 | 电路 | 1   | 2   |
| 5  | 10 | 5   | 5   |

- ✓ 按时实验评分课堂+实验报告
- ✓ 爱护实验室设备及实验套装

# 实验套件

- ✓请在发放表格上签字
- ✓请检查套件是否齐全











+5V GND +12V GND -12V









# 数字实验板



# 实验板上搭建电路



# FPGA开发板







### QuartusII软件下载及安装



Quartus II下载:清华云盘

https://cloud.tsinghua.edu.cn/d/c59e0f8e06ee4ebeb3a3/



# 虚拟仪器软件下载及安装(可选)



虚拟仪器相关: 网络学堂

USB驱动

🎾 USB Firmware安装.exe

MyLab安装程序

# 虚拟仪器使用(可选)

虚拟仪器通讯接口。



从左到右依次为示波器 A 通道和 B 通道输入端子、信号发生器输出端子。

# 虚拟仪器使用 (可选)



#### FPGA开发板的连接和下载



buttontest.sof

keytest.sof



#### FPGA: Field Programmable Gate Array





实验板FPGA芯片: EP3C16Q240C8N

#### FPGA: Field Programmable Gate Array



An FPGA is like an electronic breadboard that is wired together by an automated synthesis tool

#### FPGA设计流程



# 操作实例



$$y = ac' + bc$$

### Quaturs 13.0软件界面



# 新建工程(\*.qpf)

Design Files

打开工程向导



创建工程目录路径 创建工程名 创建工程顶层实体名

注意:

路径名和工程名不要 有中文和空格



#### 2、输入设计文件(\*.bdf原理图文件)

打开原理图编辑器



绘制原理图





#### 3、综合与分析





- 错误, 可检查语法问题、不能检查算法问题(仿 真波形, RTL Viewer)
- 警告,综合分析没问题,全编译会有问题



功能仿真 (\*.vwf波形文件)

#### 打开波形编辑器



导入信号节点



设置仿真信号



选择仿真器



#### 注意:

仿真执行的前提:

- 被仿真文件置顶
- 综合分析无错误









# 逻辑功能验证 y = ac' + bc

# 仿真波形可检验逻辑设计的正确与否(调试)





#### 5、时序仿真(可选)





时序仿真





#### 6、引脚锁定和下载



#### 引脚分配







|        | Named: * V 💨 Edit: 📈 🥒 |           |          |  |  |  |  |  |  |
|--------|------------------------|-----------|----------|--|--|--|--|--|--|
| ₹<br>1 | Node Name              | Direction | Location |  |  |  |  |  |  |
|        | in_ a                  | Input     | PIN_160  |  |  |  |  |  |  |
|        | <u>in</u> _ b          | Input     | PIN_161  |  |  |  |  |  |  |
|        | <u>in</u> _ c          | Input     | PIN_166  |  |  |  |  |  |  |
|        | out y                  | Output    | PIN_146  |  |  |  |  |  |  |
|        |                        |           |          |  |  |  |  |  |  |





| LED3              | LED4    | LED5    | LED6    |  |  |  |  |
|-------------------|---------|---------|---------|--|--|--|--|
| PIN_145           | PIN_146 | PIN_167 | PIN_168 |  |  |  |  |
| 输入为1时,相应的发光二极管被点亮 |         |         |         |  |  |  |  |

| SW1                | SW2     | SW3     | SW4     | SW5     | SW6     | SW7     | SW8     |  |  |
|--------------------|---------|---------|---------|---------|---------|---------|---------|--|--|
| PIN_160            | PIN_161 | PIN_166 | PIN_164 | PIN_174 | PIN_175 | PIN_177 | PIN_176 |  |  |
| 开关在上端输出0, 开关在下端输出1 |         |         |         |         |         |         |         |  |  |

# 实验报告要求

- 一、提交内容
- a. 电路原理图设计
- b. 功能仿真输入信号波形、输出信号波形
- c. 下载到FPGA后的实现效果(拍照说明)。
- d. 整理在实验中遇到的问题及解决方法(出现的故障、原因查找、解决方法等)
- e. 实验体会(如有)。
- 二、提交时间

请在网络学堂提交电子版实验报告。截止时间10月11日